Toggle navigation
Repositório da Associação das Universidades Confiadas a Compañía de Jesús na América Latina
español
português (Brasil)
English
português (Brasil)
español
português (Brasil)
English
Entrar
Toggle navigation
Ver item
Página inicial
Centro Universitario FEI
Documentos - CUFEI
Ver item
Página inicial
Centro Universitario FEI
Documentos - CUFEI
Ver item
JavaScript is disabled for your browser. Some features of this site may not work without it.
Compact modeling of triple gate junctionless MOSFETs for accurate circuit design in a wide temperature range
Visualizar/
Abrir
Data
2019
Autor
Pavanello M.A.
Cerdeira A.
Doria R.T.
Ribeiro T.A.
Avila-Herrera F.
Estrada M.
Metadata
Mostrar registro completo
URI
https://hdl.handle.net/20.500.12032/88848
Descrição
© 2019 Elsevier LtdThis paper presents the extension of proposed physically-based continuous compact analytical model of triple gate junctionless nanowire transistors for accurate description of device electrical characteristics in a wide temperature range from room temperature up to 500 K. The model validation is performed by comparison against tridimensional numerical simulation and experimental data showing very good agreement, with continuous description of drain current and its derivatives in all regions of operation and temperatures.
Collections
Documentos - CUFEI
Buscar DSpace
Esta coleção
Navegar
Todo o repositório
Comunidades e Coleções
Por data do documento
Autores
Títulos
Assuntos
Esta coleção
Por data do documento
Autores
Títulos
Assuntos
Minha conta
Entrar
Cadastro