Cambiar navegación
Repositorio de la Asociación de Universidades Confiadas a la Compañía de Jesús en América Latina
español
português (Brasil)
English
español
español
português (Brasil)
English
Mi cuenta
Cambiar navegación
Ver ítem
Inicio
Centro Universitario FEI
Documentos - CUFEI
Ver ítem
Inicio
Centro Universitario FEI
Documentos - CUFEI
Ver ítem
JavaScript is disabled for your browser. Some features of this site may not work without it.
Compact modeling of triple gate junctionless MOSFETs for accurate circuit design in a wide temperature range
Ver/
Fecha
2019
Autor
Pavanello M.A.
Cerdeira A.
Doria R.T.
Ribeiro T.A.
Avila-Herrera F.
Estrada M.
Metadatos
Mostrar el registro completo del ítem
URI
https://hdl.handle.net/20.500.12032/88848
Descripción
© 2019 Elsevier LtdThis paper presents the extension of proposed physically-based continuous compact analytical model of triple gate junctionless nanowire transistors for accurate description of device electrical characteristics in a wide temperature range from room temperature up to 500 K. The model validation is performed by comparison against tridimensional numerical simulation and experimental data showing very good agreement, with continuous description of drain current and its derivatives in all regions of operation and temperatures.
Colecciones
Documentos - CUFEI
Buscar en el repositorio
Esta colección
Listar
Todo el repositorio
Comunidades y Colecciones
Por fecha de publicación
Autores
Títulos
Materias
Esta colección
Por fecha de publicación
Autores
Títulos
Materias
Mi cuenta
Mi cuenta
Registro