Cambiar navegación
Repositorio de la Asociación de Universidades Confiadas a la Compañía de Jesús en América Latina
español
português (Brasil)
English
español
español
português (Brasil)
English
Mi cuenta
Cambiar navegación
Ver ítem
Inicio
Centro Universitario FEI
Documentos - CUFEI
Ver ítem
Inicio
Centro Universitario FEI
Documentos - CUFEI
Ver ítem
JavaScript is disabled for your browser. Some features of this site may not work without it.
Study of silicon n- and p-FET SOI nanowires concerning analog performance down to 100 K
Ver/
Fecha
2017
Autor
Paz B.C.
Casse M.
Barraud S.
Reimbold G.
Vinet M.
Faynot O.
Pavanello M.A.
Metadatos
Mostrar el registro completo del ítem
URI
https://hdl.handle.net/20.500.12032/89526
Descripción
© 2016 Elsevier LtdThis work presents an analysis of the performance of silicon triple gate SOI nanowires aiming the investigation of analog parameters for both long and short channel n-type and p-MOSFETs. Several nanowires with fin width as narrow as 9.5 nm up to quasi-planar MOSFETs 10 μm-wide are analyzed. The fin width influence on the analog parameters is studied for n-type and p-MOSFETs with channel lengths of 10 μm and 40 nm, at room temperature. The temperature influence is analyzed on the analog performance down to 100 K for long channel n-MOSFETs by comparing the quasi-planar device to the nanowire with fin width of 14.5 nm. The intrinsic voltage gain, transconductance and output conductance are the most important figures of merit in this work. An explicit correlation between these figures of merit and the mobility behavior with temperature is demonstrated.
Colecciones
Documentos - CUFEI
Buscar en el repositorio
Esta colección
Listar
Todo el repositorio
Comunidades y Colecciones
Por fecha de publicación
Autores
Títulos
Materias
Esta colección
Por fecha de publicación
Autores
Títulos
Materias
Mi cuenta
Mi cuenta
Registro