Show simple item record

dc.creatorCastagnola, Juan Luis dir.
dc.date2016-03-01
dc.date.accessioned2022-09-21T22:00:10Z
dc.date.available2022-09-21T22:00:10Z
dc.identifierhttp://pa.bibdigital.ucc.edu.ar/994/1/PI_Castagnola.pdf
dc.identifier.urihttps://hdl.handle.net/20.500.12032/43932
dc.descriptionLos últimos avances en la tecnología CMOS han dado lugar a la integración de sensores, los módulos de radiofrecuencia y la electrónica digital de control conviviendo en una sola pastilla de silicio. Esto permite a las redes de sensores inalámbricas bajar costos, comunicarse utilizando enlaces inalámbricos de muy baja potencia, y en consecuencia extender su autonomía. La etapa de recepción de señales de RF uno de los circuitos más críticos en su diseño, teniendo en cuenta un cambio en la tecnología de integración. El objetivo principal de este proyecto es desarrollar una metodología de diseño de circuitos integrados en tecnologías nanométricas CMOS para ser aplicada en circuitos de alta frecuencia (RF). La metodología de diseño propuesta para amplificadores de bajo ruido (LNA) de alta frecuencia relaciona los parámetros “S” de un circuito con el gm/Id de sus transistores, y de esta forma permite la exploración del espacio de diseño en aras de optimización para minimizar el consumo y el área de dicho circuito. Asumiendo que el método permite que los parámetros ‘’S’’ de un circuito pueden expresarse en función de los gm/Id de sus transistores, se podría entonces, realizar la síntesis inversa, es decir, conociendo los parámetros ‘’S’’ necesarios para un circuito (según la ganancia, el ruido, la estabilidad, la adaptación de entrada/salida deseados), obtener el gm/Id que deberá tener sus transistores y por lo tanto qué tamaño (W/L) y corriente (Id) demandaría cada transistor. En una segunda linea de trabajo, relacionada con la tolerancias a fallas en sistemas WSN, se pretende elaborar esquemas novedosos de tolerancia a fallas adaptiva para recursos configurables analógicos embebidos en sistemas con núcleo de procesamiento.
dc.descriptionFil: Castagnola, Juan Luis. Universidad Católica de Córdoba. Facultad de Ingeniería; Argentina
dc.formatapplication/pdf
dc.languagespa
dc.relationhttp://pa.bibdigital.ucc.edu.ar/994/
dc.rightsinfo:eu-repo/semantics/openAccess
dc.rightshttp://creativecommons.org/licenses/by/2.5/ar/
dc.sourceCastagnola, Juan Luis dir. (2016) Diseño y test de circuitos integrados para sistemas de comunicaciones inalámbricas. [Proyecto de investigación]
dc.subjectTK ingeniería eléctrica. Ingeniería electrónica nuclear
dc.titleDiseño y test de circuitos integrados para sistemas de comunicaciones inalámbricas
dc.typeinfo:eu-repo/semantics/other
dc.typeinfo:ar-repo/semantics/proyecto de investigación
dc.typeinfo:eu-repo/semantics/acceptedVersion


Files in this item

FilesSizeFormatView

There are no files associated with this item.

This item appears in the following Collection(s)

Show simple item record


© AUSJAL 2022

Asociación de Universidades Confiadas a la Compañía de Jesús en América Latina, AUSJAL
Av. Santa Teresa de Jesús Edif. Cerpe, Piso 2, Oficina AUSJAL Urb.
La Castellana, Chacao (1060) Caracas - Venezuela
Tel/Fax (+58-212)-266-13-41 /(+58-212)-266-85-62

Nuestras redes sociales

facebook Facebook

twitter Twitter

youtube Youtube

Asociaciones Jesuitas en el mundo
Ausjal en el mundo AJCU AUSJAL JESAM JCEP JCS JCAP