Show simple item record

dc.creatorToledo, Luis Eduardo
dc.creatorLancioni, Walter José
dc.creatorPetrashin, Pablo Antonio
dc.creatorVázquez, Carlos Daniel
dc.date2009-03-01
dc.date.accessioned2022-09-21T21:59:33Z
dc.date.available2022-09-21T21:59:33Z
dc.identifierhttp://pa.bibdigital.ucc.edu.ar/560/1/PI_Toledo_Vazquez.pdf
dc.identifier.urihttps://hdl.handle.net/20.500.12032/43528
dc.descriptionLa metodología actual de diseño de celdas analógicas embebidas se basa en una tecnología CMOS fija, no teniendo dichos módulos características de reutilización y de migración hacia otras tecnologías. Para avanzar a un mayor nivel de productividad en el diseño se necesita un cambio de paradigma. Este cambio en la metodología necesita reducir tiempo y esfuerzo en el desarrollo, incrementar la predictibilidad y reducir el riesgo involucrado en el diseño y la fabricación de complejos sistemas en un chip (SOC). Las celdas digitales embebidas se han aplicado al diseño VLSI digital debido a que la síntesis a través de lenguajes de descripción de hardware (HDL) permite mapear complejos algoritmos en una descripción sintáctica digital, la cual puede luego ser automáticamente colocada e interconectada (place&route). Sin embargo, dada la falta de automatización del diseño electrónico en el dominio analógico, como así también por factores como el ruido, el corrimiento y falta de apareamiento, el uso de los circuitos analógicos ha sido muy bajo en la medida de lo posible, por lo que las celdas analógicas embebidas son ahora un cuello de botella en el diseño de SOC. Por lo expuesto, en el proyecto que se propone se planea diseñar celdas analógicas embebidas con características de: bajo consumo, reutilización, bajo costo y alta performance para satisfacer el notable crecimiento del mercado de los sistemas portables alimentados por batería y el de sistemas de identificación remotamente energizados (RFID). Conjuntamente con el Área de Comunicaciones, se propone un generador de tensión de alimentación a partir de una señal de RF.
dc.descriptionFil: Toledo, Luis Eduardo. Universidad Católica de Córdoba. Facultad de Ingeniería; Argentina
dc.descriptionFil: Lancioni, Walter José. Universidad Católica de Córdoba. Facultad de Ingeniería; Argentina
dc.formatapplication/pdf
dc.languagespa
dc.publisherUniversidad Católica de Córdoba
dc.relationhttp://pa.bibdigital.ucc.edu.ar/560/
dc.rightsinfo:eu-repo/semantics/openAccess
dc.rightshttp://creativecommons.org/licenses/by-nc-nd/2.5/ar/
dc.sourceToledo, Luis Eduardo, Lancioni, Walter José, Petrashin, Pablo Antonio ORCID: https://orcid.org/0000-0003-2607-6196 <https://orcid.org/0000-0003-2607-6196> and Vázquez, Carlos Daniel (2009) Diseño de celdas analógicas embebidas en sistemas en un chip (SOC). [Proyecto de investigación]
dc.subjectTK ingeniería eléctrica. Ingeniería electrónica nuclear
dc.titleDiseño de celdas analógicas embebidas en sistemas en un chip (SOC)
dc.typeinfo:eu-repo/semantics/other
dc.typeinfo:ar-repo/semantics/proyecto de investigación
dc.typeinfo:eu-repo/semantics/acceptedVersion


Files in this item

FilesSizeFormatView

There are no files associated with this item.

This item appears in the following Collection(s)

Show simple item record


© AUSJAL 2022

Asociación de Universidades Confiadas a la Compañía de Jesús en América Latina, AUSJAL
Av. Santa Teresa de Jesús Edif. Cerpe, Piso 2, Oficina AUSJAL Urb.
La Castellana, Chacao (1060) Caracas - Venezuela
Tel/Fax (+58-212)-266-13-41 /(+58-212)-266-85-62

Nuestras redes sociales

facebook Facebook

twitter Twitter

youtube Youtube

Asociaciones Jesuitas en el mundo
Ausjal en el mundo AJCU AUSJAL JESAM JCEP JCS JCAP